SciELO - Scientific Electronic Library Online

 
vol.37 número1uRT51: An embedded real-time processor implemented on fpga devicesFlexible FPGA interface for three-phase power modules índice de autoresíndice de assuntospesquisa de artigos
Home Pagelista alfabética de periódicos  

Serviços Personalizados

Journal

Artigo

Indicadores

  • Não possue artigos citadosCitado por SciELO

Links relacionados

  • Não possue artigos similaresSimilares em SciELO

Compartilhar


Latin American applied research

versão impressa ISSN 0327-0793

Resumo

CHACON-RODRIGUEZ, A.; MARTIN-PIRCHIO, F. N.; JULIAN, P.  e  MANDOLESI, P. S.. A Verilog HDL digital architecture for delay calculation. Lat. Am. appl. res. [online]. 2007, vol.37, n.1, pp.41-45. ISSN 0327-0793.

A method for the calculation of the delay between two digital signals with central frequencies in the range [20, 300] Hz is presented. The method performs a delay calculation in order to determine the bearing angle of a sound source. Computing accuracy is tested against a previous implementation of the Cross Correlation Derivative method. A Verilog RTL model of the method has been tested on a Xilinx® FPGA in order to evaluate the real performance of the method. Simulations of an ASIC design on a standard CMOS technology predict a power saving of about 25 times per delay stage over previous implementations.

Palavras-chave : Verilog; FPGA; Low Power; Digital CMOS VLSI.

        · texto em Inglês     · Inglês ( pdf )

 

Creative Commons License Todo o conteúdo deste periódico, exceto onde está identificado, está licenciado sob uma Licença Creative Commons